私の連絡先情報
郵便メール:
2024-07-12
한어Русский языкEnglishFrançaisIndonesianSanskrit日本語DeutschPortuguêsΕλληνικάespañolItalianoSuomalainenLatina
今天学习下FPGA的最小系统
FPGA の最小システムは STM32 の最小システムに似ており、以下で構成されます。電源,クロック回路水晶発振器,リセットそしてデバッグインターフェースJTAG同様にFLASH構成チップSTM32 との最大の違いは、電源オフ時にプログラムを保存するための外部フラッシュ コンフィギュレーション チップが必要であることです。それに応じて、コンフィギュレーション チップの種類も多く、FPGA 上に専用のコンフィギュレーション モード ピンがあります。
次に、電源部分をマイクロコントローラーの単一電源と比較します。ほとんどの FPGA は、各バンク IO の電源に少なくとも 3 つの電源レールを必要とします。VCCO,補助電源 VCCAUX 、そしてコア電源 VCCINT。
クロック モジュール、マイクロコントローラーは固定ピンを使用し、通常は受動的な水晶発振器です。FPGAはアクティブ水晶発振器です、グローバル クロック ピンに接続するだけで済みます。
最後の違いはリセット回路です。FPGA は純粋なハードウェア リソースで構成されているため、専用のリセット ピンがありません。ただし、デバッグの便宜のために、任意の IO に接続できるカスタム リセット ボタンが設定される場合があります。もちろん、グローバル クロック ピンに接続するのが最善です。
FPGA の JTAG 機能は、オンライン デバッグおよびプログラムの固定化に使用される STM32 の機能と同じですが、STM32 はシーケンシャルに実行されるため、より多くのデバッグがブレーク ポイントを介して実行されます。 FPGA はハードウェアの論理構成ですが、オンライン デバッグは、タイミング関係を表示するためのトリガー条件を設定するロジック アナライザーに似ています。, もちろん、ハイエンドのFPGAには他の機能もありますが、最小のシステムであってもこれらなしでは機能しません。
参照する:FPGA最小システム