प्रौद्योगिकी साझेदारी

FPGA अध्ययन टिप्पणी (1) FPGA न्यूनतम प्रणाली

2024-07-12

한어Русский языкEnglishFrançaisIndonesianSanskrit日本語DeutschPortuguêsΕλληνικάespañolItalianoSuomalainenLatina

अत्र चित्रविवरणं सम्मिलितं कुर्वन्तु


प्रस्तावना

     今天学习下FPGA的最小系统
  • 1

1. FPGA न्यूनतम प्रणाली

FPGA न्यूनतमप्रणाली STM32 न्यूनतमप्रणाल्याः सदृशी अस्ति, यत्र...विद्युत् आपूर्तिघड़ी परिपथ स्फटिक दोलकपुनः सेट् कुर्वन्तुतथात्रुटिनिवारणं अन्तरफलकं JTAGअपि चFLASH विन्यास चिपतस्य STM32 इत्यस्य च मध्ये सर्वाधिकं अन्तरं अस्ति यत् यदा तस्य शक्तिः निष्क्रियः भवति तदा तस्य रक्षणार्थं बाह्यः फ्लैश विन्यासचिप् अवश्यं भवति तदनुरूपं विन्यासचिप्स् इत्यस्य अनेकाः प्रकाराः सन्ति, अतः FPGA इत्यत्र समर्पिताः विन्यासविधिपिन् सन्ति

द्वितीयं, विद्युत् आपूर्तिभागस्य तुलना सूक्ष्मनियन्त्रकस्य एकविद्युत्प्रदायेन सह भवति अधिकांश FPGAs प्रत्येकस्य Bank IO विद्युत् आपूर्तिः कृते न्यूनातिन्यूनं त्रीणि शक्तिरेलानि आवश्यकानि भवन्ति ।वीसीसीओसहायक विद्युत आपूर्ति VCCAUX ,तथाकोर पावर सप्लाई VCCINT

घड़ीमॉड्यूल्, सूक्ष्मनियन्त्रकः नियतपिनानां उपयोगं करोति, प्रायः निष्क्रियस्फटिकदोलकः च भवति ।FPGA एकः सक्रियः स्फटिकदोलकः अस्ति, तथा च केवलं वैश्विकघटिकपिन् इत्यनेन सह सम्बद्धं भवितुम् आवश्यकम्
अन्तिमः अन्तरः रीसेट् सर्किट् अस्ति यतः FPGA शुद्धहार्डवेयरसंसाधनैः निर्मितः अस्ति, अतः तस्य समर्पितः रीसेट् पिनः नास्ति ।परन्तु कदाचित् त्रुटिनिवारणस्य सुविधायै कस्टम् रीसेट् बटन् स्थापितं भविष्यति, यत् कस्यापि IO इत्यनेन सह सम्बद्धं कर्तुं शक्यते अवश्यं, वैश्विकघटिकापिन् इत्यनेन सह संयोजयितुं सर्वोत्तमम् ।
FPGA इत्यस्य JTAG फंक्शन् STM32 इत्यस्य समानं भवति, यस्य उपयोगः ऑनलाइन डिबगिंग् तथा प्रोग्राम सॉलिफिकेशन इत्यस्य कृते भवति तथापि STM32 इत्यस्य उपयोगः क्रमेण निष्पादितः भवति, अतः ब्रेक पॉइंट् इत्यस्य माध्यमेन अधिकं डिबगिंग् अवलोकितं भवति । यदा FPGA हार्डवेयर तार्किकरचना अस्ति,ऑनलाइन त्रुटिनिवारणं अधिकं तर्कविश्लेषकस्य सदृशं भवति ।, अवश्यं, उच्चस्तरीय-FPGA-इत्यस्य अन्यकार्यं भवति, परन्तु लघुतमः प्रणाली अपि एतान् विना कर्तुं न शक्नोति ।
अत्र चित्रविवरणं सम्मिलितं कुर्वन्तु

सारांशं कुरुत

refer to : १.FPGA न्यूनतम प्रणाली