2024-07-12
한어Русский языкEnglishFrançaisIndonesianSanskrit日本語DeutschPortuguêsΕλληνικάespañolItalianoSuomalainenLatina
कृपया पठन्तु[ARM GICv3/v4 व्यावहारिक शिक्षण]।
ARM GICv3 तथा GICv4 आर्किटेक्चर इत्यत्र भिन्नप्रकारस्य व्यत्ययस्य (यथा PPIs, SPIs, SGIs तथा LPIs) भिन्नभिन्नरीत्या सक्षमीकरणं अक्षमीकरणं च कर्तुं शक्यते ।
एतेषां व्यत्ययानां सक्षमीकरणं निष्क्रियीकरणं च कथं करणीयम् इति निम्नलिखितविवरणं भवति ।
GICR_ISENABLER0
तथाGICR_ICENABLER0
रजिस्टर् राइट्स् इत्येतत् PPIs इत्येतत् सुरक्षिते अवस्थायां सक्षमं कृत्वा अक्षमं करोति यत्र एफिनिटी रूटिंग् सक्षमम् अस्ति ।n = 0
, अर्थात् एक एव पञ्जिका अस्ति।एतत् कर्तुं शक्यतेGICD_ISENABLER<n>
तथाGICD_ICENABLER<n>
व्यक्तिगतरूपेण पीपीआइ-सक्षमीकरणाय, अक्षमीकरणाय च लिखितम् ।भौतिकव्यत्ययैः सह पारम्परिकः संचालनविधिः("भौतिकव्यत्ययानां कृते विरासतां संचालनम्") प्रायः प्रारम्भिक-एआरएम-आर्किटेक्चरस्य समर्थनं निर्दिशति, यस्मिन् व्यत्यय-प्रबन्धन-विधिः नवीनतम-जीआईसी-विनियमात् भिन्ना भवितुम् अर्हति